<address id="9993j"><address id="9993j"><listing id="9993j"></listing></address></address><form id="9993j"><nobr id="9993j"><meter id="9993j"></meter></nobr></form>

    <output id="9993j"><nobr id="9993j"></nobr></output>

    <noframes id="9993j">
        <address id="9993j"><address id="9993j"></address></address>

          <noframes id="9993j"><address id="9993j"><th id="9993j"></th></address>

          <noframes id="9993j">

            <em id="9993j"><form id="9993j"><nobr id="9993j"></nobr></form></em>

            新聞中心

            EEPW首頁 > 設計應用 > 如何最大限度減小電源設計中輸出電容的數量和尺寸

            如何最大限度減小電源設計中輸出電容的數量和尺寸

            作者:Frederik Dostal,ADI 現場應用工程師時間:2022-03-18來源:電子產品世界收藏

            電源輸出電容一般是100 nF至100 μF的陶瓷電容,它們耗費資金,占用空間,而且,在遇到交付瓶頸的時候還會難以獲得。所以,如何最大限度減小輸出電容的數量和尺寸,這個問題反復被提及。

            本文引用地址:http://www.snowlakeshores.com/article/202203/432138.htm

            輸出電容造成的影響

            論及此問題,輸出電容的兩種影響至關重要:對輸出電壓紋波的影響,以及在負載瞬變后對輸出電壓的影響。

            首先,我們來看一看輸出電容這個詞。這些電容一般安裝在電源的輸出端。但是,許多電力負載(電力消耗對象),例如FPGA,都需要使用一定數量的輸入電容。圖1顯示的是一種典型的包含負載和FPGA的電源設計。如果在電路板上,電壓生成電路和耗電電路之間的距離非常短,那么電源輸出電容和負載輸入電容之間的界限就會變得非常模糊。

            通常需要利用某種物理分隔方法來加以區分,而這會導致產生大量寄生電感(Llayout)。

            1647574676643810.jpg

            圖1 ADI公司LTC3311開關穩壓器,包含所連接的FPGA對應的輸出電容和輸入電容

            電源輸出端的電容形成決定了降壓型(降壓)開關穩壓器的電壓紋波。此時,經驗法則適用:輸出紋波電壓等于電感紋波電流 X 輸出電容的電阻。

            1647574728386383.jpg

            這個電阻ZCout由電容的大小和數量,以及等效串聯電阻(ESR)和等效串聯電感(ESL)組成。如果電源輸出端只有一個電容,此公式高度適用。如果是更為復雜的情況(參見圖1),其中包含多個并聯電容,且因為布局(Llayout)的原因產生了串聯電感,那么計算不會如此簡單。

            1647574746744426.jpg

            圖2 使用LTspice評估系統電源輸出端的不同電容

            1647574766859067.jpg

            圖3 使用LTpowerCAD優化開關穩壓器的控制環路,以及減少輸出電容的數量

            在這種情況下,非常適合使用LTspice?這樣的模擬工具。圖2所示為針對圖1提到的情況快速創建的電路圖??梢詫⒉煌担ò‥SR和ESL)設置給單個電容。也可以考慮板布局(例如Llayout)可能產生的影響。然后,會仿真開關穩壓器輸出端和負載輸入端的電壓紋波。

            輸出電容也會影響負載瞬變后的輸出電壓失調。我們也可以使用LTspice仿真這一影響。此時,特別需要注意的是,在某些限制范圍內,電源控制環路的控制速度和輸出電容的電感是相互關聯的。電源控制環路的速度如果更快,那么在負載瞬變之后,只需要更少數量的輸出電容即可保持在特定的輸出控制窗口之內。

            最后但同樣重要的一點是,LTC3311-1具有自適應電壓定位(AVP)。AVP可以利用輸入誤差電壓預算并減少輸出電容器的數量,此外,設計人員還可以通過增加環路帶寬來實現減少輸出電容的數量。

            AVP在低負載條件下稍微增大輸出電壓,在高負載條件下稍微降低輸出電壓。然后,如果發生負載瞬變,則更多動態輸出電壓偏差都發生在允許的輸出電壓范圍內。

            建議使用ADI公司的LTpowerCAD?來找出哪些控制環路可以優化,以及可以減少多少個輸出電容。圖3所示為計算控制速度的屏幕截圖。其中顯示了在負載瞬變后計算得出的電壓過沖??梢酝ㄟ^改變輸出電容、調節開關穩壓器控制環路的速度來進行優化。

            確定正確的參數后,即可減少電源中輸出電容的數量,如此可以節省資金和板空間,我們建議大家使用這個開發步驟。

            作者簡介

            Frederik Dostal曾就讀于德國埃爾蘭根大學微電子學專業。他于2001年開始工作,涉足電源管理業務,曾擔任各種應用工程師職位,并在亞利桑那州鳳凰城工作了4年,負責開關模式電源。他于2009年加入ADI公司,并在慕尼黑ADI公司擔任電源管理現場應用工程師。聯系方式:frederik.dostal@analog.com。



            關鍵詞:

            評論


            相關推薦

            技術專區

            關閉
            五月天国产成人AV免费观看
            <address id="9993j"><address id="9993j"><listing id="9993j"></listing></address></address><form id="9993j"><nobr id="9993j"><meter id="9993j"></meter></nobr></form>

              <output id="9993j"><nobr id="9993j"></nobr></output>

              <noframes id="9993j">
                  <address id="9993j"><address id="9993j"></address></address>

                    <noframes id="9993j"><address id="9993j"><th id="9993j"></th></address>

                    <noframes id="9993j">

                      <em id="9993j"><form id="9993j"><nobr id="9993j"></nobr></form></em>