<address id="9993j"><address id="9993j"><listing id="9993j"></listing></address></address><form id="9993j"><nobr id="9993j"><meter id="9993j"></meter></nobr></form>

    <output id="9993j"><nobr id="9993j"></nobr></output>

    <noframes id="9993j">
        <address id="9993j"><address id="9993j"></address></address>

          <noframes id="9993j"><address id="9993j"><th id="9993j"></th></address>

          <noframes id="9993j">

            <em id="9993j"><form id="9993j"><nobr id="9993j"></nobr></form></em>

            新聞中心

            EEPW首頁 > 手機與無線通信 > 設計應用 > 選擇正確的串行總線系統(05-100)

            選擇正確的串行總線系統(05-100)

            ——
            作者:時間:2006-03-28來源:收藏


              圖2 PCIe提供額外的I/O槽和板上連接

            本文引用地址:http://www.snowlakeshores.com/article/11983.htm

              為支持載波類性能而設計的(見圖1)。它提供QoS、高可靠性、性能路圖(擴展到10Gbit/S以上)和寬廣的伸縮性。允許開發人員實現數據和控制、通信的多點、同層間開關互連鏈路。對于流控制,此結構對于每個虛擬信道采用結構間的信用基機構和出口鏈路屏蔽供數據通信層分和隔離。

              在通信容量接近光纖能力時,為避免擁擠,協議提供的功能包括狀態基流控制機構、最小帶寬調度器和端點源限制??渴录幚砗凸芾淼膶iT協議接口,使此標準有最大的可用性。鏈路層、處理層首標和有效負載CRC保證端到端信息包完整性并提供錯誤通告。它也增加了可靠的安全性能和多計算能力。

              提供非常有競爭性的成本結構。做為PCI Express(PCIe)結構的擴展設計,ASI重新采用PCIe的物理和數據鏈路層,并增加一個改進的處理層,為滿足高性能背板互連要求提供所需的功能。這使得它能提供高性能特性,但另一方面也影響與廣泛采用的PCI架構有關規模的軟件基礎和經濟性。

              在企業服務器和存儲領域,系統數據率繼續上升。在芯片間和背板對較高速度、較容易實現和低成本串行互連的需求正在增長。

              提供與傳統PCI系統安裝無縫兼容的PCI串行互連標準保留與PCI系統安裝基座軟件兼容,并寬范圍認可芯片到芯片標準。其規范規定支持2.5Gbit/s固有數據率的信息包協議和層結構性能。另外,它增加QoS、集成功率管理、熱插能力、每個引腳有效的高帶寬、錯誤報告、恢復和校正。

              在服務器應用中,PCIe提供額外I/O槽和板上連接。這種情況更像出現在2路和4路服務器中的情況。用PCIe到PCI-X橋(見圖2)支持到PCIe傳統槽。隨著存儲系統開始轉移到PCIe,將要求開關能支持I/O擴展,以便用于高性能、數據密集的端點(如光纖信道和RAID適配卡以及冗余1:1結構),通過采用非透明橋接(圖3)可以實現。

              PCIe開關和橋最終將提供設計人員I/O擴展的最經濟方法,同時保留到傳統PCI/PCI-X系統的橋接。

              對于中到高端服務器和存儲應用中的高性能背板互連,ASI描準解開聚集結構、I/O虛擬化和處理器間通信的將來要求。擴展PCIe架構將推進ASI的性價比優勢。

              某些嵌入式處理和DSP基應用(如基站應用中的DSP)要求比較簡單的數據傳輸和協議管理方法。這些高度計算應用通常要求系統在信號處理器之間快速傳輸數據。通常,它們不需要與高速系統背板有關的QoS或協議管理功能。

              對于這樣的應用,串行RapidIO(sRIO)標準有不少優點。描準處理器互連應用的一個簡單芯片間串行鏈路,sRIO消除了與Ethernet標準有關大量處理輔助操作。它是為短有效負載處理器之間通信(如基站中用AAL2基ATM單元承載信息包語音)設計。采用點到點鏈路,sRIO允許處理器通過源直接尋址(處理包含目標器件的明確地址)與另外處理器互接通信。用嵌入在開關中的路由表格,路由數據到它目標地。為了支持跨接這些鏈路的實時數據流和使等待時間最小,sRIO在硬件中增加錯誤檢測和恢復。

              某些高端計算應用,具有大量并行、多處理配置的處理器。Infiniband是把低等待時間、高可靠性和寬伸縮性結合在一起的第一個標準。此標準的軟件增強協議、復雜的尋址和路由配置支持幾百或幾千節點的機箱間互連?!?/p>


            上一頁 1 2 下一頁

            關鍵詞: 無線 ASI

            評論


            相關推薦

            技術專區

            關閉
            五月天国产成人AV免费观看